Guía DocenteCurso Escola Universitaria Politécnica |
Grao en Enxeñaría Electrónica Industrial e Automática |
Asignaturas |
Sistemas Digitales I |
Contenidos |
|
|
|
Datos Identificativos | 2013/14 | |||||||||||||
Asignatura | Sistemas Digitales I | Código | 770G01026 | |||||||||||
Titulación |
|
|||||||||||||
Descriptores | Ciclo | Periodo | Curso | Tipo | Créditos | |||||||||
Grado | 2º cuatrimestre |
Tercero | Obligatoria | 6 | ||||||||||
|
Tema | Subtema |
Tema 1. Interfaces entre el mundo digital y el analógico. | Conversores D/A. Conversores A/D |
Tema 2. Memorias | Introducción a las memorias. Memorias de acceso aleatorio. Memorias de acceso secuencial. Memorias de acceso por contenido |
Tema 3:Introducción a las FPGAs | Definición y clasificación. Arquitectura. Tecnología de las FPGAs. Fases del diseño de sistemas digitales mediante FPGAs. Implementación mediante FPGAs. |
Tema 4. Arquitectura de las FPGAs de la familia Spartan 3E de Xilinx | Recursos lógicos.CLB. Memorias internas. Circuitos de reloj. Multiplicadores. Tecnologías de E/S. |
Tema 5. Diseño de sistemas secuenciales con lógica programable | Señales de reloj. Sincronización de entradas. Memorias. Sistemas secuenciales síncronos de control. Análisis de retardos. Temporizaciones. |
Tema 6. Diseño de sistemas aritméticos con lógica programable | Sumadores. Restadores. Comparadores. Detectores de paridad. Multiplicadores. Divisores |
Tema 7. Acoplamiento entre sistemas digitales secuenciales y otros circuitos | Acoplamiento de interruptores, pulsadores, LED´s, visualizadores, temporizadores, convertidores D/A y A/D, memorias. |
Tema 8. Diseño de sistemas digitales complejos | Método sistemático de diseño. Aplicación práctica del método. |
|