Teaching GuideTerm Polytechnic University Collage |
Grao en Enxeñaría Electrónica Industrial e Automática |
Asignaturas |
Sistemas Dixitais I |
Contidos |
|
|
|
Datos Identificativos | 2014/15 | |||||||||||||
Asignatura | Sistemas Dixitais I | Código | 770G01026 | |||||||||||
Titulación |
|
|||||||||||||
Descriptores | Ciclo | Período | Curso | Tipo | Créditos | |||||||||
Grao | 2º cuadrimestre |
Terceiro | Obrigatoria | 6 | ||||||||||
|
Temas | Subtemas |
Tema 1. Memorias | Terminoloxía de memorias. Memorias de solo lectura (ROM): Estructura interna. Tipos. Entradas de control y temporización. Aplicacions. Memorias de acceso aleatorio (RAM):SRAM, DRAM. Estructura interna. Temporización. Ampliación do tamaño de memoria. |
Tema 2. Introducción a la lógica programable. | Características de los circuitos programables. Fases del diseño. Ventajas. Aplicaciones. |
Tema 3:Introducción ás FPGAs | Definición e clasificación. Arquitectura. Tecnoloxía das FPGAs. Fases do deseño de sistemas dixitais mediante FPGAs. Implementación mediante FPGAs. |
Tema 4. Arquitectura das FPGAs da familia Spartan 3E de Xilinx | Introducción.CLBs.Slices. LUTs.Multiplexores. Memorias. Multiplicadores "hardware". Circuitos de reloxo. Bloques de E/S. Tecnoloxías de E/S. Utilización de recursos específicos. |
Tema 5. Deseño de sistemas dixitais complexos | Método sistemático de deseño. Aplicación práctica do método. |
Tema 6. Introducción ao deseño de sistemas dixitais con FPGAs | Deseño xerárquico. Deseño trasladable a outras tecnoloxías. Deseño temporal. |
Tema 7. Deseño de sistemas secuenciais síncronos con FPGAs. | Normas de deseño de sistemas secuenciais síncronos . Transitorios en saídas. Sincronización de variables de entrada. Deseño de sistemas secuenciais de control. |
Tema 8. Deseño de sistemas aritméticos con lóxica programable | Introducción. Paquetes matemáticos. Sumadores. Multiplicadores. Divisores |
Tema 9. Técnicas de mellora de prestacións en sistemas síncronos. | Técnica de segmentación. Técnica de duplicación de estados |
|